数字电路的故障测试模式生成方法研究
978-3-330-82501-7
3330825014
172
2017-05-26
31.80 €
chi
https://images.our-assets.com/cover/230x230/9783330825017.jpg
https://images.our-assets.com/fullcover/230x230/9783330825017.jpg
https://images.our-assets.com/cover/2000x/9783330825017.jpg
https://images.our-assets.com/fullcover/2000x/9783330825017.jpg
IC 业是全球经济发展的高速增长点,其质量和可靠性尤为重要。而IC 制造测试是确保IC 质量的一种重要手段。开发测试的核心主题是可测性设计、测试模式生成、测试模式评价和测试程序开发与调试。本书主要研究工作是测试模式生成与测试模式评价方法。随着VLSI 电路的复杂度越来越高,对其质量要求也越来越高,因此测试生成问题也就变得更加重要,同时也变得更加困难。如今全扫描设计已经成为了事实上的工业标准,这使得多年来未得到根本解决的时序电路测试生成问题变成了组合电路的测试生成问题。因此,组合电路的测试生成问题也就成了研究的焦点。自动测试生成技术是电子设计自动化中最难的问题之一。它所涉及的问题及其相关的子问题几乎都是NP 难问题,它有着极强的理论性和实践性。它一直是EDA 领域中的一个重要研究主题,因为它与测试经济和半导体技术的飞速发展密切相关,其目的就是要加速测试生成时间和提高测试模式质量。本书在理论和实践方面系统地研究了测试生成方法及其支撑理论基础,包括布尔函数的各种有效描述形式,电路的符号化处理方法,故障建模方法,故障仿真方法,以及自动测试模式生成方法。本研究系统地分析和总结了有关测试生成的理论和文献资料,深入地研究了ROBDD 算法和SAT 算法,以及各种故障仿真算法和测试生成算法。提出了加速并行故障仿真的故障映射方法,提出了基于布尔可满足性的ATPG 解决方案,使之考虑命题公式的具体问题结构信息,提高系统性能和稳健性。
https://morebooks.shop/books/gb/published_by/%E9%87%91%E7%90%85%E5%AD%A6%E6%9C%AF%E5%87%BA%E7%89%88%E7%A4%BE/359952/products
Informatics, IT
https://morebooks.shop/store/gb/book/%E6%95%B0%E5%AD%97%E7%94%B5%E8%B7%AF%E7%9A%84%E6%95%85%E9%9A%9C%E6%B5%8B%E8%AF%95%E6%A8%A1%E5%BC%8F%E7%94%9F%E6%88%90%E6%96%B9%E6%B3%95%E7%A0%94%E7%A9%B6/isbn/978-3-330-82501-7